Notice
Recent Posts
Recent Comments
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | 5 | ||
6 | 7 | 8 | 9 | 10 | 11 | 12 |
13 | 14 | 15 | 16 | 17 | 18 | 19 |
20 | 21 | 22 | 23 | 24 | 25 | 26 |
27 | 28 | 29 | 30 |
Tags
- binary conversion
- 마크다운 적용
- systemverilog type
- HDL
- C Element
- Asynchronous
- Design Compiler
- hdl compiler
- binary code
- DC
- gray code
- parallel_case
- Verification
- synopsys
- 비동기회로
- SystemVerilog
- dc directive
- Synthesis
- SECDED
- muller-C
- generated_clock
- full_case
- directive
- SECDEC
- code conversion
- C-Gate
- DesignCompiler
- gray conversion
- created_clock
- verilog
Archives
- Today
- Total
목록generated_clock (1)
KimB - Designer
[Design Compiler] Clock Constraints
Create clock Reference clock signal이 없는 clock signal을 선언할 경우 사용된다. 예를 들어 port의 입력으로 받는 clock signal이나 library의 output, clock이 아닌 두 signal이 combinational logic을 거쳐 만들어지는 clock의 경우 등이 이에 해당한다. Genetate clock Reference clock signal이 있는 clock signal을 선언할 경우 사용된다. 즉, 어떠한 reference를 dividing하거나 이 reference를 clock으로 사용하는 F/F을 통해 만들어지는 clock signal의 경우 generate clock으로 선언해주어야 한다. Clock Constraints Comma..
Synopsys-DC
2020. 9. 28. 09:58